本文整理汇总了Python中module.Module.parse方法的典型用法代码示例。如果您正苦于以下问题:Python Module.parse方法的具体用法?Python Module.parse怎么用?Python Module.parse使用的例子?那么恭喜您, 这里精选的方法代码示例或许可以为您提供帮助。您也可以进一步了解该方法所在类module.Module
的用法示例。
在下文中一共展示了Module.parse方法的2个代码示例,这些例子默认根据受欢迎程度排序。您可以为喜欢或者感觉有用的代码点赞,您的评价将有助于系统推荐出更棒的Python代码示例。
示例1: parse
# 需要导入模块: from module import Module [as 别名]
# 或者: from module.Module import parse [as 别名]
def parse(self, scf_file):
i = 0
#iterate over the input generating the modules
while i < len(scf_file):
if self.template.modules.get(scf_file[i]):
name = scf_file[i]
lines = []
i += 1
#while does not encounter other module or the end of the file, all the lines belong to this module
while not self.template.modules.get(scf_file[i]) and scf_file[i] != '*END OF' and i < len(scf_file) :
if not is_comment(scf_file[i]) : lines.append(scf_file[i])
i += 1
module = Module(name)
module.parse(self.template, lines)
self.addModule(module)
else:
i += 1
示例2: parse
# 需要导入模块: from module import Module [as 别名]
# 或者: from module.Module import parse [as 别名]
def parse(tkns):
""" Parse a verilog file. Note we currently ignore preprocessor
stuff """
modules = []
while not tkns.at_end():
if tkns.check(Tokens.KW_MODULE):
module = Module.parse(tkns)
modules.append(module)
else:
tkns.next()
return VerilogFile(modules)